Add Power8 VSX SIMD support
[alexxy/gromacs.git] / src / gromacs / legacyheaders / gmx_cpuid.h
1 /*
2  * This file is part of the GROMACS molecular simulation package.
3  *
4  * Copyright (c) 2012,2013,2014, by the GROMACS development team, led by
5  * Mark Abraham, David van der Spoel, Berk Hess, and Erik Lindahl,
6  * and including many others, as listed in the AUTHORS file in the
7  * top-level source directory and at http://www.gromacs.org.
8  *
9  * GROMACS is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU Lesser General Public License
11  * as published by the Free Software Foundation; either version 2.1
12  * of the License, or (at your option) any later version.
13  *
14  * GROMACS is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
17  * Lesser General Public License for more details.
18  *
19  * You should have received a copy of the GNU Lesser General Public
20  * License along with GROMACS; if not, see
21  * http://www.gnu.org/licenses, or write to the Free Software Foundation,
22  * Inc., 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301  USA.
23  *
24  * If you want to redistribute modifications to GROMACS, please
25  * consider that scientific software is very special. Version
26  * control is crucial - bugs must be traceable. We will be happy to
27  * consider code for inclusion in the official distribution, but
28  * derived work must not be called official GROMACS. Details are found
29  * in the README & COPYING files - if they are missing, get the
30  * official version at http://www.gromacs.org.
31  *
32  * To help us fund GROMACS development, we humbly ask that you cite
33  * the research papers on the package. Check out http://www.gromacs.org.
34  */
35 #ifndef GMX_CPUID_H_
36 #define GMX_CPUID_H_
37
38 #include <stdio.h>
39
40
41 #ifdef __cplusplus
42 extern "C" {
43 #endif
44 #if 0
45 } /* fixes auto-indentation problems */
46 #endif
47
48
49 /* Currently identifiable CPU Vendors */
50 enum gmx_cpuid_vendor
51 {
52     GMX_CPUID_VENDOR_CANNOTDETECT,   /* Should only be used if something fails */
53     GMX_CPUID_VENDOR_UNKNOWN,
54     GMX_CPUID_VENDOR_INTEL,
55     GMX_CPUID_VENDOR_AMD,
56     GMX_CPUID_VENDOR_FUJITSU,
57     GMX_CPUID_VENDOR_IBM,
58     GMX_CPUID_VENDOR_ARM,
59     GMX_CPUID_NVENDORS
60 };
61
62
63 /* CPU feature/property list, to be used as indices into the feature array of the
64  * gmxcpuid_t data structure.
65  *
66  * To facilitate looking things up, we keep this list alphabetical.
67  * The list is NOT exhaustive - we have basically added stuff that might be
68  * useful in an application like Gromacs.
69  *
70  * AMD and Intel tend to share most architectural elements, and even if the
71  * flags might have to be detected in different ways (different cpuid registers),
72  * once the flag is present the functions should be identical. Unfortunately the
73  * trend right now (2012) seems to be that they are diverging. This means that
74  * we need to use specific flags to the compiler to maximize performance, and
75  * then the binaries might not be portable between Intel and AMD as they were
76  * before when we only needed to check for SSE and/or SSE2 support in Gromacs.
77  */
78 enum gmx_cpuid_feature
79 {
80     GMX_CPUID_FEATURE_CANNOTDETECT,      /* Flag set if we could not detect on this CPU  */
81     GMX_CPUID_FEATURE_X86_AES,           /* x86 advanced encryption standard accel.      */
82     GMX_CPUID_FEATURE_X86_APIC,          /* APIC support                                 */
83     GMX_CPUID_FEATURE_X86_AVX,           /* Advanced vector extensions                   */
84     GMX_CPUID_FEATURE_X86_AVX2,          /* AVX2 including gather support (not used yet) */
85     GMX_CPUID_FEATURE_X86_CLFSH,         /* Supports CLFLUSH instruction                 */
86     GMX_CPUID_FEATURE_X86_CMOV,          /* Conditional move insn support                */
87     GMX_CPUID_FEATURE_X86_CX8,           /* Supports CMPXCHG8B (8-byte compare-exchange) */
88     GMX_CPUID_FEATURE_X86_CX16,          /* Supports CMPXCHG16B (16-byte compare-exchg)  */
89     GMX_CPUID_FEATURE_X86_F16C,          /* Supports 16-bit FP conversion instructions   */
90     GMX_CPUID_FEATURE_X86_FMA,           /* Fused-multiply add support (mainly for AVX)  */
91     GMX_CPUID_FEATURE_X86_FMA4,          /* 4-operand FMA, only on AMD for now           */
92     GMX_CPUID_FEATURE_X86_HTT,           /* Hyper-Threading supported                    */
93     GMX_CPUID_FEATURE_X86_LAHF_LM,       /* LAHF/SAHF support in 64 bits                 */
94     GMX_CPUID_FEATURE_X86_MISALIGNSSE,   /* Support for misaligned SSE data instructions */
95     GMX_CPUID_FEATURE_X86_MMX,           /* MMX registers and instructions               */
96     GMX_CPUID_FEATURE_X86_MSR,           /* Supports Intel model-specific-registers      */
97     GMX_CPUID_FEATURE_X86_NONSTOP_TSC,   /* Invariant TSC (constant rate in ACPI states) */
98     GMX_CPUID_FEATURE_X86_PCID,          /* Process context identifier support           */
99     GMX_CPUID_FEATURE_X86_PCLMULDQ,      /* Carry-less 64-bit multiplication supported   */
100     GMX_CPUID_FEATURE_X86_PDCM,          /* Perfmon and Debug Capability                 */
101     GMX_CPUID_FEATURE_X86_PDPE1GB,       /* Support for 1GB pages                        */
102     GMX_CPUID_FEATURE_X86_POPCNT,        /* Supports the POPCNT (population count) insn  */
103     GMX_CPUID_FEATURE_X86_PSE,           /* Supports 4MB-pages (page size extension)     */
104     GMX_CPUID_FEATURE_X86_RDRND,         /* RDRAND high-quality hardware random numbers  */
105     GMX_CPUID_FEATURE_X86_RDTSCP,        /* Serializing rdtscp instruction available     */
106     GMX_CPUID_FEATURE_X86_SSE2,          /* SSE 2                                        */
107     GMX_CPUID_FEATURE_X86_SSE3,          /* SSE 3                                        */
108     GMX_CPUID_FEATURE_X86_SSE4A,         /* SSE 4A                                       */
109     GMX_CPUID_FEATURE_X86_SSE4_1,        /* SSE 4.1                                      */
110     GMX_CPUID_FEATURE_X86_SSE4_2,        /* SSE 4.2                                      */
111     GMX_CPUID_FEATURE_X86_SSSE3,         /* Supplemental SSE3                            */
112     GMX_CPUID_FEATURE_X86_TDT,           /* TSC deadline timer                           */
113     GMX_CPUID_FEATURE_X86_X2APIC,        /* Extended xAPIC Support                       */
114     GMX_CPUID_FEATURE_X86_XOP,           /* AMD extended instructions, only AMD for now  */
115     GMX_CPUID_FEATURE_ARM_NEON,          /* 32-bit ARM NEON                              */
116     GMX_CPUID_FEATURE_ARM_NEON_ASIMD,    /* 64-bit ARM AArch64 Advanced SIMD             */
117     GMX_CPUID_FEATURE_IBM_QPX,           /* IBM QPX SIMD (BlueGene/Q and later)          */
118     GMX_CPUID_FEATURE_IBM_VMX,           /* IBM VMX SIMD (Altivec on Power6 and later)   */
119     GMX_CPUID_FEATURE_IBM_VSX,           /* IBM VSX SIMD (Power7 and later)              */
120     GMX_CPUID_NFEATURES
121 };
122
123
124 /* Currently supported SIMD instruction sets, intrinsics or other similar combinations
125  * in Gromacs. There is not always a 1-to-1 correspondence with feature flags; on some AMD
126  * hardware we prefer to use 128bit AVX instructions (although 256-bit ones could be executed),
127  * and we still haven't written the AVX2 kernels.
128  */
129 enum gmx_cpuid_simd
130 {
131     GMX_CPUID_SIMD_CANNOTDETECT,    /* Should only be used if something fails */
132     GMX_CPUID_SIMD_NONE,
133     GMX_CPUID_SIMD_REFERENCE,
134     GMX_CPUID_SIMD_X86_SSE2,
135     GMX_CPUID_SIMD_X86_SSE4_1,
136     GMX_CPUID_SIMD_X86_AVX_128_FMA,
137     GMX_CPUID_SIMD_X86_AVX_256,
138     GMX_CPUID_SIMD_X86_AVX2_256,
139     GMX_CPUID_SIMD_SPARC64_HPC_ACE,
140     GMX_CPUID_SIMD_IBM_QPX,
141     GMX_CPUID_SIMD_IBM_VMX,
142     GMX_CPUID_SIMD_IBM_VSX,
143     GMX_CPUID_SIMD_ARM_NEON,
144     GMX_CPUID_SIMD_ARM_NEON_ASIMD,
145     GMX_CPUID_NSIMD
146 };
147
148 /* Text strings corresponding to CPU vendors */
149 extern const char *
150 gmx_cpuid_vendor_string[GMX_CPUID_NVENDORS];
151
152 /* Text strings for CPU feature indices */
153 extern const char *
154 gmx_cpuid_feature_string[GMX_CPUID_NFEATURES];
155
156 /* Text strings for Gromacs SIMD instruction sets */
157 extern const char *
158 gmx_cpuid_simd_string[GMX_CPUID_NSIMD];
159
160
161 /* Abstract data type with CPU detection information. Set by gmx_cpuid_init(). */
162 typedef struct gmx_cpuid *
163     gmx_cpuid_t;
164
165
166 /* Fill the data structure by using CPU detection instructions.
167  * Return 0 on success, 1 if something bad happened.
168  */
169 int
170 gmx_cpuid_init              (gmx_cpuid_t *              cpuid);
171
172
173 /* Return the vendor id as enumerated type. Use gmx_cpuid_vendor_string[]
174  * to get the corresponding text string.
175  */
176 enum gmx_cpuid_vendor
177 gmx_cpuid_vendor            (gmx_cpuid_t                cpuid);
178
179
180 /* Return a constant pointer to the processor brand string. */
181 const char *
182 gmx_cpuid_brand             (gmx_cpuid_t                cpuid);
183
184
185 /* Return processor family version. For a chip of version 1.2.3, this is 1 */
186 int
187 gmx_cpuid_family            (gmx_cpuid_t                cpuid);
188
189 /* Return processor model version, For a chip of version 1.2.3, this is 2. */
190 int
191 gmx_cpuid_model             (gmx_cpuid_t                cpuid);
192
193 /* Return processor stepping version, For a chip of version 1.2.3, this is 3. */
194 int
195 gmx_cpuid_stepping          (gmx_cpuid_t                cpuid);
196
197
198 /* Check whether a particular CPUID feature is set.
199  * Returns 0 if flag "feature" is not set, 1 if the flag is set. We cannot use
200  * gmx_bool here since this file must be possible to compile without simple.h.
201  */
202 int
203 gmx_cpuid_feature           (gmx_cpuid_t                cpuid,
204                              enum gmx_cpuid_feature     feature);
205
206
207 /* Return pointers to cpu topology information.
208  *
209  * Important: CPU topology requires more OS support than most other
210  * functions in this file, including support for thread pinning to hardware.
211  * This means it will not work on some platforms, including e.g. Mac OS X.
212  * Thus, it is IMPERATIVE that you check the return value from this routine
213  * before doing anything with the information. It is only if the return
214  * value is zero that the data is valid.
215  *
216  * For the returned values we have:
217  * - nprocessors         Total number of logical processors reported by OS
218  * - npackages           Usually number of CPU sockets
219  * - ncores_per_package  Number of cores in each package
220  * - nhwthreads_per_core Number of hardware threads per core; 2 for hyperthreading.
221  * - package_id          Array with the package index for each logical cpu
222  * - core_id             Array with local core index for each logical cpu
223  * - hwthread_id         Array with local hwthread index for each logical cpu
224  * - locality_order      Array with logical cpu numbers, sorted in order
225  *                       of physical and logical locality in the system.
226  *
227  * All arrays are of length nprocessors.
228  */
229 int
230 gmx_cpuid_topology(gmx_cpuid_t        cpuid,
231                    int *              nprocessors,
232                    int *              npackages,
233                    int *              ncores_per_package,
234                    int *              nhwthreads_per_core,
235                    const int **       package_id,
236                    const int **       core_id,
237                    const int **       hwthread_id,
238                    const int **       locality_order);
239
240 /* Enumerated values for x86 SMT enabled-status. Note that this does not refer
241  * to Hyper-Threading support (that is the flag GMX_CPUID_FEATURE_X86_HTT), but
242  * whether Hyper-Threading is _enabled_ and _used_ in bios right now.
243  */
244 enum gmx_cpuid_x86_smt
245 {
246     GMX_CPUID_X86_SMT_CANNOTDETECT,
247     GMX_CPUID_X86_SMT_DISABLED,
248     GMX_CPUID_X86_SMT_ENABLED
249 };
250
251 /* Returns the status of x86 SMT support. IMPORTANT: There are non-zero
252  * return values for this routine that still do not indicate supported and
253  * enabled smt/Hyper-Threading. You need to carefully check the return value
254  * against the enumerated type values to see what you are getting.
255  *
256  * Long-term, this functionality will move to a new hardware topology detection
257  * layer, but that will require a lot of new code and a working interface to the
258  * hwloc library. Surprisingly, there is no simple way to find out that
259  * Hyper-Threading is actually turned on without fully enumerating and checking
260  * all the cores, which we presently can only do on Linux. This means a couple
261  * of things:
262  *
263  * 1) If you want to know whether your CPU _supports_ Hyper-Threading in the
264  *    first place, check the GMX_CPUID_FEATURE_X86_HTT flag instead!
265  * 2) There are several scenarios where this routine will say that it cannot
266  *    detect whether SMT is enabled and used right now.
267  * 3) If you need support on non-Linux x86, you have to write it :-)
268  * 4) Don't invest too much efforts, since this will be replaced with
269  *    full hardware topology detection in the future.
270  * 5) Don't worry if the detection does not work. It is not a catastrophe, but
271  *    but we get slightly better performance on x86 if we use Hyper-Threading
272  *    cores in direct space, but not reciprocal space.
273  *
274  * Since this routine presently only supports Hyper-Threading we say X86_SMT
275  * in order not to give the impression we can detect any SMT. We haven't
276  * even tested the performance on other SMT implementations, so it is not
277  * obvious we shouldn't use SMT there.
278  *
279  * Note that you can get more complete topology information from
280  * gmx_cpuid_topology(), although that requires slightly more OS support.
281  */
282 enum gmx_cpuid_x86_smt
283 gmx_cpuid_x86_smt(gmx_cpuid_t cpuid);
284
285
286 /* Formats a text string (up to n characters) from the data structure.
287  * The output will have max 80 chars between newline characters.
288  */
289 int
290 gmx_cpuid_formatstring      (gmx_cpuid_t                cpuid,
291                              char *                     s,
292                              int                        n);
293
294
295 /* Suggests a suitable gromacs SIMD based on the support in the
296  * hardware.
297  */
298 enum gmx_cpuid_simd
299 gmx_cpuid_simd_suggest  (gmx_cpuid_t                    cpuid);
300
301
302 /* Check if this binary was compiled with the same SIMD instructions as we
303  * would suggest for the current hardware. Always print stats to the log file
304  * if it is non-NULL, and if we don't have a match, print a warning in log
305  * (if non-NULL) and if print_to_stderr!=0 also to stderr.
306  */
307 int
308 gmx_cpuid_simd_check    (gmx_cpuid_t                cpuid,
309                          FILE *                     log,
310                          int                        print_to_stderr);
311
312
313 /* Release resources used by data structure. Note that the pointer to the
314  * CPU brand string will no longer be valid once this routine has been called.
315  */
316 void
317 gmx_cpuid_done              (gmx_cpuid_t                cpuid);
318
319
320
321
322 #ifdef __cplusplus
323 }
324 #endif
325
326
327 #endif /* GMX_CPUID_H_ */